計(jì)數(shù)器芯片74ls193中文資料本文將主要為大家介紹計(jì)數(shù)器芯片74ls193的工作原理、引腳圖及功能、真值表、極限值、如何設(shè)計(jì)六進(jìn)制加法計(jì)數(shù)器、邏輯圖、時(shí)序圖、靜態(tài)特性和動(dòng)態(tài)特性等方面的內(nèi)容。 74LS193芯片是同步四位二進(jìn)制可逆計(jì)數(shù)器,它具有雙時(shí)鐘輸入,并具有異步清零和異步置數(shù)等功能。 74ls193計(jì)數(shù)器工作原理193為可預(yù)置的十進(jìn)制同步加/減計(jì)數(shù)器,共有54193/74193,54LS193/74LS193兩種線路結(jié)構(gòu)形式。其主要電特性的典型值如下:
193的清除端是異步的。當(dāng)清除端(CLEAR)為高電平時(shí),不管時(shí)鐘端(CDOWN、CUP)狀態(tài)如何,即可完成清除功能。 193的預(yù)置是異步的。當(dāng)置入控制端(LOAD)為低電平時(shí),不管時(shí)鐘(CDOWN、CUP)的狀態(tài)如何,輸出端(QA-QD)即可預(yù)置成與數(shù)據(jù)輸入端(A-D)相一致的狀態(tài)。 193的計(jì)數(shù)是同步的,靠CDOWN、CUP同時(shí)加在4個(gè)觸發(fā)器上而實(shí)現(xiàn)。在CDOWN、CUP上升沿作用下QA-QD同時(shí)變化,從而消除了異步計(jì)數(shù)器中出現(xiàn)的計(jì)數(shù)尖峰。當(dāng)進(jìn)行加計(jì)數(shù)或減計(jì)數(shù)時(shí)可分別利用CDOWN或CUP,此時(shí)另一個(gè)時(shí)鐘應(yīng)為高電平。 當(dāng)計(jì)數(shù)上溢出時(shí),進(jìn)位輸出端(CARRY)輸出一個(gè)低電平脈沖,其寬度為CUP低電平部分的低電平脈沖;當(dāng)計(jì)數(shù)下溢出時(shí),錯(cuò)位輸出端(BORROW)輸出一個(gè)低電平脈沖,其寬度為CDOWN低電平部分的低電平脈沖。 當(dāng)把BORROW和CARRY分別連接后一級的CDOWN、CUP,即可進(jìn)行級聯(lián)。 74ls193引腳圖
74ls193引腳說明: BORROW錯(cuò)位輸出端(低電平有效) CARRY進(jìn)位輸出端(低電平有效) CDOWN減計(jì)數(shù)時(shí)鐘輸入端(上升沿有效) CUP加計(jì)數(shù)時(shí)鐘輸入端(上升沿有效) CLEAR異步清除端 A-D并行數(shù)據(jù)輸入端 LOAD異步并行置入控制端(低電平有效) QA-QD輸出端 74ls193功能
74ls193真值表
74ls193極限值電源電壓7V 輸入電壓 54/741935.5V 54/74LS1937V 工作環(huán)境溫度 54×××-55~125℃ 74×××0~70℃ 儲存溫度-65℃~150℃ 74ls193設(shè)計(jì)六進(jìn)制加法計(jì)數(shù)器1.清零法: 當(dāng)計(jì)數(shù)器計(jì)數(shù)到0100時(shí)=4,此時(shí)TCU輸出為0,這就是復(fù)進(jìn)位有效信號,因?yàn)槭峭接?jì)數(shù)器,計(jì)數(shù)器要等待下一個(gè)時(shí)鐘脈沖到來才會進(jìn)制行清零,而此時(shí)正好計(jì)數(shù)到0101,而且又剛好清零??赏ㄟ^百TPU連接一個(gè)反相器輸出到MR實(shí)現(xiàn)清零。
此時(shí)將MR接地,P0~P3接地。同樣,當(dāng)計(jì)數(shù)器計(jì)數(shù)到0100時(shí)=4,此時(shí)TPD=0,因?yàn)橥降脑?,等待下一個(gè)時(shí)鐘脈沖,直接度將TPD與PL相連即可。 74ls193邏輯圖
74ls193時(shí)序圖
74ls193推薦工作條件: |
|
|