小男孩‘自慰网亚洲一区二区,亚洲一级在线播放毛片,亚洲中文字幕av每天更新,黄aⅴ永久免费无码,91成人午夜在线精品,色网站免费在线观看,亚洲欧洲wwwww在线观看

分享

利用Quartus設計4位同步二進制加法計數(shù)器

 劉曦的書房 2016-05-19

http://blog.csdn.net/ys_073/article/details/8195312

一、設計原理

      4位同步二進制加法計數(shù)器的工作原理是指當時鐘信號clk的上升沿到來時,且復位信號clr低電平有效時,就把計數(shù)器的狀態(tài)清0。

      在clr復位信號無效(即此時高電平有效)的前提下,當clk的上升沿到來時,如果計數(shù)器原態(tài)是15,計數(shù)器回到0態(tài),否則計數(shù)器的狀態(tài)將加1

 二、VHDL源程序

  1. library ieee;  
  2. use ieee.std_logic_1164.all;  
  3. entity cnt4e is  
  4.    port(clk,clr:in std_logic;  
  5.   
  6.          cout:out std_logic;  
  7.          q:buffer integer range 0 to 15);  
  8.     end cnt4e;  
  9. architecture one of cnt4e is  
  10. begin  
  11.     process(clk,clr)  
  12.     begin  
  13.         if clk'event and clk='1'then  
  14.             if clr='1'then  
  15.                 if q=15 then q<=0;  
  16.                     cout<='0';  
  17.                 elsif q=14 then q<=q+1;  
  18.                     cout<='1';  
  19.                     else q<=q+1;  
  20.                     end if;  
  21.             else q<=0;  
  22.                 cout<='0';  
  23.             end if;  
  24.         end if;  
  25.     end process;  
  26. end one;  

三、仿真波形圖

 

VerilogHDL和一個的編程語言其實也差不多,關鍵在于首先要了解所搭的電路。不僅僅是純語言思想,同時動手實踐也相當重要。

 

    本站是提供個人知識管理的網(wǎng)絡存儲空間,所有內容均由用戶發(fā)布,不代表本站觀點。請注意甄別內容中的聯(lián)系方式、誘導購買等信息,謹防詐騙。如發(fā)現(xiàn)有害或侵權內容,請點擊一鍵舉報。
    轉藏 分享 獻花(0

    0條評論

    發(fā)表

    請遵守用戶 評論公約

    類似文章 更多